ɽȺӢῪ

() Ӽѧϰо
ϵ
ǰλãƬ̳ >> MCUʵ >>

MSP430G2553ϵͳѧϰ֮ϵͳʱ

:   Դ:վԭ   :x  ʱ䣺20140831   壺 С
MSP430G2553ϵͳʱΪϵͳѧϰһƪɼҪԣΪʲôҪʱӷŵһλأѧFPGAѶõCPUйΪ꣨yᣩôʱӾĺ꣨xᣩˣͼ1 ʱӸʾ

 
ͼ 1 ʱӸ
Ҳ˵ʱӾһ΢С8λ51Ƭ32λS3C2440ȣʱϵһ׼ѧFPGAѶ΢ԶʱԴķʽȷʱġԣMSP430ƬҲһõ֮ȴʱ֣һҪϵͳѧϰĺ÷ѧһٿƬҲǸоѧµģһ°빦ЧܹеͨеĵƬһĸоȻѧҲˡϻ˵ˣ⡣
һ Ӳ
Msp420g2553ϵͳʱVLOCKLFXT1CLKDCOCLKɣͼ2 ϵͳʱʾ

 
ͼ2 ϵͳʱ
2553ϵͳʱԴֱƬڳ͹12KHzڲⲿʱԴṩLFXT1CLKʱԴҲLanuchPadδӵʱӵ·ǿԺһ32.768KHzĵƵʱӾ2553XIN룻ƬڿֿƵDCOCLKĵ¸ʱӵΧΪ0.6MHz26MHzʱԴĶʱԴ໥ЭϣǿͨõģΪ2553ϵͳṩϵͳʱACLKMCLKSMCLK
ACLKΪʱӣѡVLOCKLFXT1CLK֮һ1,2,4,8Ƶ֮õΪΧģṩʱԴ
MCLKΪʱӣѡVLOCKLFXT1CLKDCOCLK֮һ1,2,4,8Ƶ֮õΪCPUϵͳṩʱӡ
SMCLKΪϵͳʱӣѡVLOCKLFXT1CLKɽȺӢῪDCOCLK֮һ1,2,4,8Ƶ֮õΪΧģṩʱӡ
    *SELM.1   SELM.0   DIVM.1   DIVM.0   SELS     DIVS.1   DIVS.0   DCOR

      
 SELM.1SELM.0= 00    MCLKʱԴΪDCOCLK    DIVM.1DlVM.0=00   Ƶ  DIVS.1DIVS.0=00  SMCLKMCLKƵ
      
 SELM.1SELM.0= 01    MCLKʱԴΪDCOCLK    DIVM1,DlVM0=01    2Ƶ  DIVS1,DIVS0=01   SMCLKMCLK2Ƶ
 
      SELM.1SELM.0= 10    MCLKʱԴΪLFXTICLK  DIVM.1DlVM.0=10    4Ƶ   DIVS.1DIVS.0=10   SMCLKMCLK4Ƶ
 
      SELM.1SELM.0= 11    MCLKʱԴΪLFXT1CLK  DIVM.1DlVM.0 =11   8Ƶ  DIVS.1DIVS.0=11  SMCLKMCLK8Ƶ

      BCSCTL2=00 00 00 00  MCLKSMCLKѡDCOCLKƵ                                  0x00
      
BCSCTL2=01 00 00 00  MCLKSMCLKҲѡDCOCLKƵ                                  0x40
      BCSCTL2=10 00 00 00  MCLKSMCLKѡLFXTICLKƵ                                 0x80
      
BCSCTL2=11 00 00 00  MCLKSMCLKѡLFXT1CLKƵ                                0xc0

      BCSCTL2=01 01 00 10  MCLKѡDCOCLK  2Ƶ      MCLK2Ƶ                            0x52
      
BCSCTL2=10 10 01 00  MCLKѡLFXTICLK 4Ƶ      MCLK4Ƶ                           0xA4
      BCSCTL2=11 11 0110  MCLKѡLFXT1CLK8Ƶ      MCLK8Ƶ                            0xF6
     .
ߺղشرմ

28Ԥ 3 3 Ͽַ pk10淨 pk10 ʮ󲩲ʹ˾ ӢƱע ǻ۲ƱͶעע